PCIe6.0標(biāo)準(zhǔn)距離轉(zhuǎn)正只差最后一步 帶寬再度翻番

來(lái)源:快科技

早在2019年6月,PCIe 6.0標(biāo)準(zhǔn)開(kāi)始制定,在兩年4個(gè)月過(guò)去后的今天,PCI-SIG組織宣布,已簽發(fā)v0.9版本草案,距離轉(zhuǎn)正只差最后一步。

PCI-SIG總裁Al Yanes表示,v1.0正本預(yù)計(jì)今年底或者明年初公布。

正本公布后12~18個(gè)月內(nèi),將見(jiàn)到PCIe 6.0應(yīng)用實(shí)例出現(xiàn)。

PCIe 6.0的主要特

- 傳輸數(shù)據(jù)率最高64GT/s,x16帶寬(雙向)可達(dá)256GB/s,兩倍于PCIe 5.0

- PAM4脈沖幅度調(diào)制

- 低延遲前向糾錯(cuò)(FEC)和更多相關(guān)機(jī)制,改進(jìn)帶寬效率

- 基于劉控制單元(FLIT)的編碼

- 向下兼容所有舊版本PCIe

對(duì)比之下,2003年,PCIe 1.0簽署時(shí),傳輸數(shù)據(jù)率只有2.5GT/s,x16單向帶寬只有4GB/s。

不過(guò),Intel、NVIDIA、AMD三家對(duì)PCIe 6.0產(chǎn)品仍就諱莫如深。Intel目前只承諾Alder Lake、Sapphire Rapids和Ponte Vecchio支持PCIe 5.0,NVIDIA方面時(shí)BlueField-3 DPU支持PCIe 5.0,AMD還沒(méi)有PCIe 5.0產(chǎn)品對(duì)外公布。

標(biāo)簽: PCIe6 傳輸數(shù)據(jù)率 脈沖幅度 帶寬效率

推薦

財(cái)富更多》

動(dòng)態(tài)更多》

熱點(diǎn)